DDR SDRAM控制器的设计与实现,王治法,张刚,目前,DDR SDRAM凭着其较低的成本和双倍的数据速率,已经成为存储设备的首选。本文用Xilinx 公司的Virtex 2 FPGA 芯片设计实现了一个DDR 控
2023-07-03 23:43:12 312KB DDR SDRAM
1
166MHz的SDRAM控制器,经过仿真和综合验证。该IP核是一种用于嵌入式系统的可定制化控制器,设计用于管理同步DRAM(SDRAM)芯片。具有灵活性,可实现高速数据传输,并且适用于不同类型的SDRAM。
2023-04-26 14:46:16 85.99MB Verilog 数字IC设计 SDRAM控制器
1
摘 要:本文采用Altera 公司的Stratix 系列FPGA 实现了一个三端口非透明型SDRAM 控 制器,该控制器面向用户具有多个端口,通过轮换优先级的设计保证了多个端口平均分配 SDRAM的带宽且不会降低传输速率。将访问SDRAM空间虚拟成一个简单的访问三口RAM 的操作,采用乒乓的DMA 传输机制大大提高了数据传输的带宽和效率。   1 引言   SDRAM 具有存储容量大、速度快、成本低的特点,因此广泛应用于雷达信号处理等需 要海量高速存储的场合,但是SDRAM 的操作相对复杂,需要有专门的控制器配合处理器 工作完成数据的存取操作。随着FPGA 技术的快速发展及其应用的普及,用
1
FPGA SDRAM控制器。代码规范,是学习SDRAM控制,以及学习法VERILOG的良好教程
2023-03-22 18:57:29 812KB FPGA SDRAM 控制器
1
介绍了DDR3 SDRAM的技术特点、工作原理,以及控制器的构成。利用Xilinx公司的MIG软件工具在Virtex-6系列FPGA芯片上,实现了控制器的设计方法,并给出了ISim仿真验证结果,验证了该设计方案的可行性。
2023-03-10 15:40:39 81KB FPGA DDR3 SDRAM控制器 MIG
1
sdram 控制器,能时序仿真,有很强实用性,第一次上传文件,希望对大家有用
2023-03-07 14:54:27 1.19MB verilog
1
用于 DE2-115 IS42S16320D 的 SDRAM 控制器 128mbytes --- 32M x 32bits DRAM Clk:133mhz Controller Clk:133mhz -150deg CAS:2 Burst:1 双通道(访问 DE2-115 上的两个芯片)
2023-02-26 02:53:17 4KB VHDL
1
介绍了SDRAM工作原理及控制命令,中英文对照
2022-12-18 02:15:39 963KB SDRAM
1
verilog语言编写sdram控制器
2022-12-09 14:23:17 13KB fpga
1
DDR SDRAM控制器参考设计VHDL代码
2022-08-06 21:46:23 990KB DDR
1