166MHz的SDRAM控制器,经过仿真和综合验证。该IP核是一种用于嵌入式系统的可定制化控制器,设计用于管理同步DRAM(SDRAM)芯片。具有灵活性,可实现高速数据传输,并且适用于不同类型的SDRAM
2023-04-26 14:46:16 85.99MB Verilog 数字IC设计 SDRAM控制器
1
实现了一个脉冲超宽带、高速、短距离无线通信组网工程的MAC缓存设计,使用片外SDRAM与MAC芯片电路中优先级最高的FIFO进行数据交互,并在SMIC 0.18 μm CMOS工艺下进行了流片。测试结果证明其在125 MHz下能正常工作。
2023-04-02 15:31:43 294KB Mac 缓存 SDRAM控制 FIFO
1
摘 要:本文采用Altera 公司的Stratix 系列FPGA 实现了一个三端口非透明型SDRAM 控 制器,该控制器面向用户具有多个端口,通过轮换优先级的设计保证了多个端口平均分配 SDRAM的带宽且不会降低传输速率。将访问SDRAM空间虚拟成一个简单的访问三口RAM 的操作,采用乒乓的DMA 传输机制大大提高了数据传输的带宽和效率。   1 引言   SDRAM 具有存储容量大、速度快、成本低的特点,因此广泛应用于雷达信号处理等需 要海量高速存储的场合,但是SDRAM 的操作相对复杂,需要有专门的控制器配合处理器 工作完成数据的存取操作。随着FPGA 技术的快速发展及其应用的普及,用
1
sdram model plus,SDRAM仿真模型,可用于SDRAM仿真实现。 parameter tAC = 6.5; //test 6.5 parameter tHZ = 5.5; parameter tOH = 2; parameter tMRD = 2.0; // 2 Clk Cycles parameter tRAS = 48.0; parameter tRC = 70.0; parameter tRCD = 20.0; parameter tRP = 20.0; parameter tRRD = 14.0; parameter tWRa = 7.5; // A2 Version - Auto precharge mode only (1 Clk + 7.5 ns) parameter tWRp = 0.0; // A2 Version - Precharge mode only (15 ns) // T
2023-03-23 14:03:47 52KB SDRAM 仿真模型 FPGA 读写测试
1
FPGA SDRAM控制器。代码规范,是学习SDRAM控制,以及学习法VERILOG的良好教程
2023-03-22 18:57:29 812KB FPGA SDRAM 控制器
1
介绍了DDR3 SDRAM的技术特点、工作原理,以及控制器的构成。利用Xilinx公司的MIG软件工具在Virtex-6系列FPGA芯片上,实现了控制器的设计方法,并给出了ISim仿真验证结果,验证了该设计方案的可行性。
2023-03-10 15:40:39 81KB FPGA DDR3 SDRAM控制器 MIG
1
sdram 控制器,能时序仿真,有很强实用性,第一次上传文件,希望对大家有用
2023-03-07 14:54:27 1.19MB verilog
1
难得的讲解SDRAM的原理和时序的资料 一、 SDRAM内存模组与基本结构 二、 SDRAM内存芯片的内部结构 三、 SDRAM的引脚与封装 四、SDRAM的内部基本操作与工作时序
2023-03-06 15:08:22 1.36MB SDRAM 的原理和时序
1
新增的功能旨在满足行业对改善系统可靠性的需求,包括有界故障纠错支持、软包后修复(sPPR)撤销和锁定、内存内置自检包后修复(MBIST和mPPR)、自适应RFM以及MR4扩展。 JESD79-5A将DDR5的时序定义和传输速度扩展到6400MT/s(DRAM核心时序)和5600MT/s(IOAC时序),使业界能够建立一个高达5600MT/s的生态系统。
2023-02-27 19:34:45 8.99MB jesd 79 5a
1