一、(1)实现计数式数字频率计和测周式数字频率计的功能; (2)静态 6 位 LED 数码管显示 8 位数字,分两屏显示,由按键SHIFT切换; (3) 测量频率:1Hz~99.999999MHz。 二、(1)实现交通灯信号灯自动控制循环功能; (2)静态 6 位七段 LED 显示器的最左 2 位和最右 2 位分别显示主道和次道当前状态所剩余时间; (3)用 LEDR0-LEDR9 的不同点亮组合表示道路四种通行状态; (4) 黄灯亮时,发出声响,进行报警提示。用 500Hz 的音频信号来驱动耳机,并采用间歇方式发出报警音,即以 1 秒为周期,前 0.5 秒发音、后 0.5 秒静音,最后一声报警音则输出 1kHz 音频信号。
2024-03-04 17:03:28 23.66MB 数字逻辑电路设计
1
数字逻辑电路分析与设计.pdf英文影印版
2024-01-20 23:51:21 4.81MB
1
侯伯亭版VHDL语言经典教程《VHDL硬件描述语言与数字逻辑电路设计(第三版)》
2023-09-07 15:39:10 24.9MB VHDL 数字逻辑电路
1
数字逻辑电路与设计课程的实验仿真文件(Multisim) 仿真软件(Multisim 13.0) 适合人群:数字逻辑电路与设计初学者 实验包括: 与门,非门,或门,异或门,同或门; 74LS138逻辑功能测试; JK触发器; 逻辑转换器; 全加器; 三人表决器; 设计1位数值比较电路; 四选一数据选择器; 译码器和与非门组成的三人表决器; 与非门组成或非门F=AB+CD;
1
logisim安装包,来源于github,资源纯正,支持中文,需要的快来下载吧
1
实验一 组合逻辑电路设计 ⒈实验目的意义 实验目的是熟悉工具软件,掌握基本组合逻辑电路的设计方法。 实验二 存贮器的扩展 ⒈实验目的意义 掌握存贮器的字节扩展和字扩展。 实验三 同步时序逻辑电路的设计 ⒈实验目的意义 实验目的是采用状态机设计一个N进制的计数器。 实验四 数字逻辑系统综合设计 ⒈实验目的意义 基于所学内容,自己构造一个复杂的数字逻辑系统,具有明确的应用场景。 2.实验要求 用74161做一个数字钟,实验原理与实验三所设计的计数器相同。 (分类是随便选的)
2022-11-24 10:26:05 4.97MB 数字逻辑电路 实验报告 multisim14
1
数字逻辑电路与系统设计课后习题答案
2022-11-09 14:00:54 2.67MB 课后答案
1
数字逻辑电路课程讲义课件,对应教材为《数字逻辑电路》(魏达)
2022-10-10 14:53:04 3.05MB 数字逻辑电路
1
数字逻辑是数字电路逻辑设计的简称,其内容是应用数字电路进行数字系统逻辑设计。电子数字计算机是由具有各种逻辑功能的逻辑部件组成的,这些逻辑部件按其结构可分为组合逻辑电路和时序逻辑电路。组合逻辑电路是由与门、或门和非门等门电路组合形成的逻辑电路;时序逻辑电路是由触发器和门电路组成的具有记忆能力的逻辑电路。有了组合逻辑电路和时序逻辑电路,再进行合理的设计和安排,就可以表示和实现布尔代数的基本运算。而布尔代数只使用1(真)和0(假)两个数,这样,当二进制的加法、乘法等运算与布尔代数的运算建立了对应关系后,就可以用逻辑部件来实现二进制数据的加法、乘法等各种运算。 逻辑电路分成两大类型:组合逻辑电路和时序逻辑电路。组合逻辑电路的输出仅取决于当时的输入,而与过去的输入情况无关;时序逻辑电路的输出不仅取决于当时的输入,而且也与过去的输入情况有关,也就是说,与过去的电路状态有关。关于时序逻辑电路的内容将在下一章讨论。组合逻辑电路中可能有大量的逻辑门,但电路中无反馈回路,即没有从输出端反馈回输入端的信号,而这一特点正好是时序逻辑电路所要求的。
2022-08-22 09:06:08 1.43MB 数字逻辑 电路分析 二进制 布尔代数
1