GPIO Controller的简单字符设备驱动代码
2023-01-20 22:25:27 49KB openrisc or1200
1
个人板子ep2c20f484c8的u-boot修改代码
2022-11-09 14:45:44 91KB openrisc or1200
1
FPGA开源软核处理器SOPC设计
2022-10-26 19:58:24 11.37MB FPGA软核
1
OpenRISC指令集的中文翻译,想研究OpenRISC的是一个不错的资料
2022-02-12 14:42:15 282KB OpenRISC or1200 指令
1
《深入理解OpenRISC体系结构》是一本阐述CPU内部运行机制和具体实现的图书。内容涵盖了CPU设计所需的基础知识,一款真实CPU的源代码分析,以及如何动手实现自己的CPU等内容。此外,本书还介绍了软件驱动程序与硬件控制器协同工作的内在原理。通过阅读本书,读者可以获得设计CPU所需的理论知识,了解真实CPU内部的运行机制,掌握动手设计CPU的核心技能,轻松跨越软件和硬件之间的知识技能障碍。 内容全是图片,所以不支持搜索。字不是特别清晰,但不影响阅读。没有找到更好的电子书前可以看看
2022-01-27 17:24:30 11.96MB OpenRISC 体系结构 CPU
1
经过测试的,可以直接烧写O_board所需的软件,硬件,及烧写工具。
2021-11-22 23:06:13 296KB O_board openrisc spi
1
清晰版,CPU源代码分析与芯片设计及Linux移植,openrisc1200 verilog代码分析。
2021-10-01 22:06:07 57.84MB 源代码分析 芯片设计 Linux移植 openrisc
1
包括Openrisc源码分析与系统移植的扫描版pdf,OR1200的源码及源码分析,XiangLi的硕士论文,一个cnblog的链接和资料
2021-09-02 17:20:20 61.61MB or1200 openrisc or1k
1
自行搭建的or1200及opencores工程源码
2021-08-20 11:17:28 23.08MB openrisc or1200
1
OpenRISC 1200 CPU mor1kx OpenRISC 1200 实现到 HardCaml 的端口。 STATUS大多数是代码移植,但完全未经测试。 计划是单独生成子模块,然后将它们插入 mor1kx rtl 并根据 verilog 模型检查所有输出。 修复并重复,直到一切正常。 执照 原始代码包含在Open-Hardware-Description-License 中。 该端口也包含在该许可证中。 模块 mor1kx-defines.v -> Defines mor1kx_utils.vh -> Utils (etc) mor1kx-sprs.v -> Spr mor1kx_branch_prediction.v ->
2021-07-12 14:04:59 109KB OCaml
1