基于Xilinx FPGA的DDR3读写控制模块(包含整个工程)

上传者: dal2369 | 上传时间: 2019-12-21 19:37:52 | 文件大小: 35.06MB | 文件类型: zip
基于Xilinx FPGA的DDR3控制器读写程序,此程序已经用于实际的项目中,读写控制很稳定。上传的是一个实际的DDR3工程,开发环境为Vivado 2017.4

文件下载

资源详情

[{"title":"( 436 个子文件 35.06MB ) 基于Xilinx FPGA的DDR3读写控制模块(包含整个工程)","children":[{"title":"README.txt <span style='color:#111;'> 130B </span>","children":null,"spread":false},{"title":"mmcm_pll_drp_func_us_plus_mmcm.vh <span style='color:#111;'> 31.14KB </span>","children":null,"spread":false},{"title":"mmcm_pll_drp_func_7s_mmcm.vh <span style='color:#111;'> 23.67KB </span>","children":null,"spread":false},{"title":"mmcm_pll_drp_func_7s_pll.vh <span style='color:#111;'> 18.59KB </span>","children":null,"spread":false},{"title":"mmcm_pll_drp_func_us_pll.vh <span style='color:#111;'> 18.32KB </span>","children":null,"spread":false},{"title":"......","children":null,"spread":false},{"title":"<span style='color:steelblue;'>文件过多,未全部展示</span>","children":null,"spread":false}],"spread":true}]

评论信息

  • shikunss :
    数据的写入端口app_wdf_data是直接累加1所得,不是通过实际的用户数据源来写入,对于直接换做用户数据来复制给app_wdf_data是否会存在时序问题呢
    2021-02-26
  • jjkwz :
    没有多大的参考价值
    2020-09-12
  • weixin_43506226 :
    参考价值不是很大
    2019-11-29
  • kidletsh :
    学些了,谢谢分享
    2019-04-26
  • cscf0085 :
    很好的资料
    2019-04-09

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明