Xilinx FPGA ICAP原语实现多重配置,文章地址:https://blog.csdn.net/whik1194/article/details/130471755
2023-10-16 15:31:59 2.47MB fpga开发
1
Xilinx PicoBlaze最新官方资料,不容错过
2023-10-10 15:14:55 1.44MB xilinx PicoBlaze
1
Picoblaze 开发工具,集成IDE,可在WINDOWS环境下运行
2023-10-10 14:26:06 1.41MB XILINX; Picoblaze
1
FPGA verilog can mcp2515 altera xilinx工程 代码 程序 ...altera、xilinx工程 均提供 ...标准帧、扩展帧 均提供 ...提供仿真激励文件testbench 资料包清单: 1.程序:altera/xilinx工程代码、Verilog/testbench均提供。 代码均在电路板验证 2.说明书 3.quartus ii 13.0:软件安装包 注1:工程均带有激励testbench,软件安装好之后,仿真路径设置之后,打开,点击RTL Simulation即可开始仿真 注2:所有代码均为纯Verilog(PLL除外) 注3:给出testbench代码,并且已经在电路板中验证过。
2023-09-18 09:36:59 29KB fpga开发 编程语言 软件/插件
1
基于Xilinx (AMD)的Vivado 平台,使用FPGA实现的DDR控制器的工程源码: 1、对外接口打包成了FIFO,对DDR的操作时序大大简化; 2、含例化好了的DDR IP核(接口为native接口),以及示例工程自带的DDR仿真模型; 3、详细的设计源码(含注释),详细的仿真源码、仿真设置和仿真结果; 4、更多说明请参考本人博文《https://wuzhikai.blog.csdn.net/article/details/121841813》。
2023-08-16 20:53:03 37.21MB fpga开发 网络协议 软件/插件
1
基于Xilinx (AMD)的Vivado 平台,使用FPGA实现了的MIG IP核配置的工程源码: 1、成功例化并配置好了一个完整的MIG IP核(接口为native接口),及示例工程自带的DDR仿真模型; 2、可以直接对对其进行官方的示例工程仿真; 3、同时自己编写了一个简单的测试模块对MIG IP核进行读写测试,测试无误; 4、更多说明请参考本人博文《https://wuzhikai.blog.csdn.net/article/details/120479764》。
2023-08-16 20:22:00 232.31MB fpga开发 网络协议 软件/插件
1
PYNQ加速YOLOv2的demo,需要PYNQ平台,希望对感兴趣的开发者有用
2023-07-24 22:58:50 6.13MB fpga_yolov2 pynq_yolo pynq_yolo训练 yolo_fpga
根据对YOLOv2网络的分析,除路由层外,大部分层都是串行处理的。路由层可以通过预先设置一个特定的地址来实现。 从加速器的角度来看,需要做的工作就是按顺序与内存进行交互(读取内存数据,处理数据,然后写回内存数据)。由于输入和输出的数据量非常大,为了重用数据和减少内存访问次数,总是采用循环平铺技术,将卷积循环R、C、M、N平铺到Tr、Tc、Tm、Tn[8] . 文件中有详细说明和相关论文参考
2023-07-24 22:57:28 38.53MB fpga开发 软件/插件
1
SATA ip核,在ISE 14.4环境下开发,支持gen2 速率,可直接编译运行,verilog源码,有兴趣的可以研究研究。
2023-07-18 20:51:35 846KB Xilinx FPGA 可综合
1
自己总结的PCIE思维脑图 能帮助快速入门了解PCIE原理,对于学习PCIE和Xilinx XDMA工作原理具有帮助
2023-07-10 17:27:43 3.05MB PCIE总线 学习笔记
1