射频前端模块性能关系到整个接收机的性能,直接下变频接收机有体积小,价格低和高集成度的优点而受到了广泛的重视。本文对直接下变频接收机进行了研究,分析了该接收机特点,提出了一种直接下变频接收机的射频前端实现方案,并用软硬件平台对其实现,实测的2.4G本地振荡信号和接收机解调信号表明达到系统要求指标。
1
为满足某型飞机塔康设备检测仪器要求,对其提供稳定、可靠、多样的塔康地面信标信号。设计利用Altera公司的EP4CE6E22C8为控制核心,以DAC813JP为DA转换器,运用DDS基本原理,通过QuartusII 软件编写塔康地面信标信号发生器的每个单元模块,最终完成整个设计方案。并进行了Matlab与QuartusII相结合的仿真验证,同时设计连接了外部电路。相较于传统塔康地面信标信号发生器操作简单,便于升级,能够满足检测仪器的各项要求。
1
直接数字频率合成信号发生器(DDS)设计
2023-04-12 18:11:33 204KB AD9851; FPGA
1
运用DDS原理,进行任意波形发生器的设计,使得任意波形发生器兼顾DDS的优点。设计中通过实现DDS模块与单片机接口的控制部分将频率控制字由单片输入到输入寄存器模块,由相位累加器模块对输入频率控制字进行累加运算,输出作为双口RAM的读地址线,读数据线上即输出了波形幅度量化数据。其中双口RAM的内容由单片机进行更新,从而实现任意波形的发生。本设计中的相位累加器采用了8级流水线结构借助前5级的超前进位的方法,使得编译的最高工作频率由317.97 MHz提高到336.7 MHz, 实现了任意波形的发生,节约了成本,提高了开发周期,具有可行性。
1
ADF41513中文手册
2023-03-02 19:50:14 824KB pll 频率合成 变频 锁相环
1
dds (直接数字频率合成器),基于FPGA
2023-01-14 23:35:02 730KB dds
1
基于锁相环的频率合成器的设计.doc
2022-12-17 23:53:51 118KB 频率合成器
1
介绍了SI4133射频合成芯片的工作原理,设计并实现了基于SI4133的射频链路收发机系统中的频率合成
2022-12-10 23:47:22 1.17MB SI4133
1
包含全部vivado工程文件和verilog代码 1.逻辑使用200MHz时钟做参考,做一个DDS数字频率合成器产生1MHz、10MHz和50MHz的正弦波,然后相加得到一个三音正弦波形。\\ 2.然后用MATLAB设计一个带通FIR滤波器,16bit量化,导出抽头文件,在FPGA上实现,对前面的三音信号进行带通滤波,滤掉1MHz和50MHz频率,得到一个10MHz的正弦波。\\ 3.编写TestBench对工程进行仿真,并在米联客7035开发板上综合运行,使用内置逻辑分析仪观察信号波形。
2022-11-20 18:19:24 154.76MB fpga vivado dds fir
1
设计了基于直接数字频率合成(DDS)的频谱分析仪。它依据外差原理,实现频率范围为1~30 MHz的信号频谱分析。通过采用DDS专用器件AD9851产生稳定的扫频信号。被测信号是经AD835与本振信号混频,再放大、滤波、检波的信号。将被测信号与扫频信号分别输入示波器的X,Y端,即可获得频谱图。此外,该仪器还具有识别调幅、调频和等幅波信号及测定其中心频率的功能。
1