基于FPGA/CPLD的数据采集处理系统,应用芯片AD7982实现十八位高速数据采集,串行输出。基于VHDL语言的完整AD7982 的程序。
2024-01-31 14:31:54 4KB 数据采集,AD7982,VHDL
1
vhdl语言设计的数字时钟 基于maxplus2软件的描述
2023-05-17 21:04:16 4KB 数字时钟
1
本文档的主要内容详细介绍的是VHDL硬件描述语言入门教程资料免费下载包括了:1.  VHDL语言基础,2. VHDL基本结构,3. VHDL语句,4. 状态机在VHDL中的实现,5. 常用电路VHDL程序,6. VHDL仿真,7. VHDL综合   HDL----Hardware Description Language 一种用于描述数字电路的功能或行为的语言。目的是提为电路设计效率,缩短设计周期,减小设计成本,可在芯片制造前进行有效的仿真和错误检测。   优点: HDL设计的电路能获得非常抽象级的描述。如基于RTL(Register Transfer Level)描述的IC,可用于不同的工艺。 HDL设计的电路,在设计的前期,就可以完成电路的功能级的验证。 HDL设计的电路类似于计算机编程。 VHDL 概述: VHDL VHSIC Hardwarter DescripTIon Language VHSIC Very High speed integrated circuit   VHDL是美国国防部在20世纪80年代初为实现其高速集成电路硬件VHSIC计划提出的描述语言; IEEE从1986年开始致力于VHDL标准化工作,融合了其它ASIC芯片制造商开发的硬件描述语言的优点,于93年形成了标准版本(IEEE.std_1164)。   1995年,我国国家技术监督局推荐VHDL做为电子设计自动化硬件描述语言的国家标准。   VHDL优点: 覆盖面广,系统硬件描述能力强,是一个多层次的硬件描述语言; VHDL语言具有良好的可读性,既可以被计算机接受,也容易被人们所理解; VHDL语言可以与工艺无关编程; VHDL语言已做为一种IEEE的工业标准,便于使用、交流和推广。 VHDL语言的不足之处: 设计的最终实现取决于针对目标器件的编程器,工具的不同会导致综合质量不一样。
2023-04-11 15:43:18 1.58MB 消费电子
1
VHDL语言100例详解VHDL语言100例详解VHDL语言100例详解VHDL语言100例详解VHDL语言100例详解
2023-04-11 15:39:13 6.89MB VHDL语言100例详解
1
基于FPGA的VHDL语言的一种CCD驱动时序的设计方法,用来对目前一些线阵CCD进行驱动,它可以产生多路时序而且频率很高,足够达到要求
2023-03-29 16:11:20 332KB FPGA CCD VHDL
1
很不错的VHDL语言教程,适合初学者。对VHDL语言的描述详细。
2023-03-18 20:17:57 7.18MB VHDL 语言 教程
1
本设计实现了74139译码器testbench的vhdl语言实现,可有效验证其功能。
2023-03-17 14:22:44 4KB 74139译码器的testbench的vhdl语言
1
多路彩灯控制器采用VHDL语言编程,在QuartusⅡ4.0上仿真验证功能。通过下载到ALTERA DE2开发板上来实现具体的硬件设计。该设计是一个16路彩灯控制器,可自由选择3种跑马灯花型,具有清零开关,并且可以选择快慢两种节拍。
2023-02-25 11:08:20 252KB VHDL语言 QuartusⅡ4.0 ALTERADE2开发板
1
CPLD与VHDL语言编程实例,每一个实例都有非常详细的说明与解释,很容易看懂
2023-02-21 15:36:48 379KB VHDL语言编程实例CPLD
1
基于VHDL语言的直接序列扩频通信系统发射模块的实现
2023-02-19 12:54:11 459KB VHDL
1