基于FPGA的交通灯设计

上传者: 44566652 | 上传时间: 2021-01-28 02:28:44 | 文件大小: 3.82MB | 文件类型: ZIP
采用正点原子FPGA开发板,用Verilog-HDL语言编写程序实现排球比赛计分功能: (1) 用按键S1模拟A队比分+键、S2模拟A队比分—键;用按键S3模拟B队比分+键、S4模拟B队比分—键。 (2) 用右边2位数码管显示A队得分,用左边2位数码管显示B队得分,中间两位数码管不显示。 (3) 当某队得分≥21且两队得分相差2分时,该局比赛结束,比分不能再增加,中间两位数码管显示“——”,这时按复位键可将两队比分清零。

文件下载

资源详情

[{"title":"( 176 个子文件 3.82MB ) 基于FPGA的交通灯设计","children":[{"title":"volleyball.flow.rpt <span style='color:#111;'> 7.62KB </span>","children":null,"spread":false},{"title":"volleyball.sld <span style='color:#111;'> 21B </span>","children":null,"spread":false},{"title":"volleyball.fit.smsg <span style='color:#111;'> 703B </span>","children":null,"spread":false},{"title":"volleyball.sta.rpt <span style='color:#111;'> 193.89KB </span>","children":null,"spread":false},{"title":"volleyball.map.rpt <span style='color:#111;'> 56.91KB </span>","children":null,"spread":false},{"title":"......","children":null,"spread":false},{"title":"<span style='color:steelblue;'>文件过多,未全部展示</span>","children":null,"spread":false}],"spread":true}]

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明