sdram verilog 仿真模型

上传者: u013608300 | 上传时间: 2019-12-21 21:28:33 | 文件大小: 12KB | 文件类型: zip
在使用fpga设计sdram控制器时,可以通过官方的sdram仿真模型对verilog HDL设计的sdram控制器进行仿真,仿真可以得到相应的输出信息,比如初始化进度。本资源为镁光官方的仿真模型,需要修改.vh文件为.h,然后在sdr文件中也把.vh修改成.h,最后在新的.h文件中加入你的sdram的型号,比如`define sg6a `define den128Mb `define x16 将sdr文件添加到仿真模型,下面是仿真的初始化部分的运行结果。 # Note : Cyclone IV E PLL locked to incoming clock # Time: 60.0 ns Instance: top_tb.top.PLL.altpll_component.cycloneiii_pll.pll3 # top_tb.sdr : at time 200465.0 ns AREF : Auto Refresh # top_tb.sdr : at time 200565.0 ns AREF : Auto Refresh # top_tb.sdr : at time 200665.0 ns LMR : Load Mode Register # top_tb.sdr : CAS Latency = 2 # top_tb.sdr : Burst Length = 8 # top_tb.sdr : Burst Type = Sequential # top_tb.sdr : Write Burst Mode = Programmed Burst Length

文件下载

资源详情

[{"title":"( 5 个子文件 12KB ) sdram verilog 仿真模型","children":[{"title":"sdr_parameters.vh <span style='color:#111;'> 15.43KB </span>","children":null,"spread":false},{"title":"sdr_module.v <span style='color:#111;'> 3.03KB </span>","children":null,"spread":false},{"title":"test.v <span style='color:#111;'> 11.61KB </span>","children":null,"spread":false},{"title":"readme.txt <span style='color:#111;'> 3.04KB </span>","children":null,"spread":false},{"title":"sdr.v <span style='color:#111;'> 46.12KB </span>","children":null,"spread":false}],"spread":true}]

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明