FPGA实现FFT的论文

上传者: comeontaojun | 上传时间: 2019-12-21 19:35:32 | 文件大小: 3.93MB | 文件类型: caj
该 FFT 解调模块,包括解调方案的确定、 FFT 算法基本原理的介绍、 原位计算的 FFT 解调模块的硬件架构设计、各子模块的设计以及 FPGA 实现、 整个解调模块的测试以及验证过程。解调模块的设计采用的是基 -2 按时间抽取的 方法来实现的。以 altera 公司提供的 quartus ii 11.0 为软件平台,利用 VHDL 描 述的方式实现了 12 位 512 点的 FFT 解调,并且以 cyclone iii 系列的 Ep3c10e144c8n 为硬件平台,进行了解调模块的仿真、综合、验证等工作。最后的实验结果表明, 该 FFT 解调模块的计算结果达到了项目的预期要求,解调速度比 DFT (离散傅 里叶变换)提高了很多倍,能够满足水声通信系统中实时信号处理的要求。

文件下载

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明