2018.3测试可用,各种IP超级齐全,测试了srio可用,Jesd等IP均显示正常,理论上所有版本应该都支持,大家下来看看。
2021-04-02 20:10:44 8KB vivado license srio jesd
1
本人在写JESD204B的AXI4-Lite配置接口时,发现对端口时序的理解和常规的理解不一样,因此写这篇文章以作记录,具体如下。 1.1 写时序异常 按常规理解的时序图(参照SRIO)写出来的代码,ready是因,valid是果。在仿真时发现在时钟复位配置好后,ready信号并没有按想象中一样,会先拉高来等待输入数据。ready信号是一直为0的。 检查配置情况发现配置没有错误,然后对比JESD204B ip核的demo文件仿真图,发现ready信号要先等valid信号有效后才会输出一个时钟的有效信号。这成了valid是因,ready是果。因果和常规理解的是反着的。 具体的情况见第3节。 1.2 读时序异常 按常规理解的时序为,ready准备好后,输入读取的地址并且valid有效时,ready会拉低去处理内部信号,在输出对应地址数据后,再次拉高等待下一次读取。 但是JESD204B的ip中AXI4-Lite配置接口的读aready是隔一段时间输出一个固定的2个时钟高ready。即使是在availd拉高后aready也不会根据availd拉低,依然是输出固定的2个时钟高信号。这导致我们在需要连续读取内部数据时,不能单纯的把aready当成读取下一个地址准备好的依据。 具体情况见第4节。
2021-04-02 16:28:06 403KB FPGA JESD204B AXI4-Lite SRIO
1
6678 srio通信实例代码
2021-03-27 22:02:57 4.03MB srio
1
该工程是在NXP的yacto环境下编译运行的,需要安装交叉编译环境fsl-toolchain,主要是针对T2080的SRIO的消息处理机制USDPAA的RMAN方式,收发DOORBELL所用。
2021-03-26 10:24:47 11.59MB T2080 SRIO RMAN doorbell
1
是rapidio技术协议的中文讲解
2021-03-21 12:04:23 1.95MB SRIO rapidio
1
本文主要介绍DSP + ZYNQ基于SRIO的通信案例。
2021-03-17 17:05:49 2.29MB DSP+ZYNQ SRIO的通信案例
1
xilinx srio ip核使用记录,srio协议规范,xilinx srio gen2手册
2021-03-11 12:02:50 7.46MB xilinxsrio rapidio
1
SRIO rev2.1_spec,Serial Rapid IO 使用说明书v2.1
2021-02-12 18:01:31 7.73MB 串口通信 交换机 嵌入式
1
xilinx srio协议中文版,涵盖协议原理,应用,仿真,example解析,是本完整的入门手册,看完之后完全可以上手
2021-02-03 11:15:36 3.33MB srio rapid io
1
在使用Digital Signal Processor (DSP)芯片进行数字信号处理时,由于数据量大,线程较多,通常采用多片DSP协同处理。本文旨在研究DSP间数据和信息传输的实现,并以三片TI的 TMS320C6474芯片为例,基于SRIO协议,设计一种传输架构,实现了DSP间的数据传输。最终实现DSP间2.520 Gb/s的数据传输速率,为理论值的50.40%,但如果除去线程调度和DSP间同步所用时间,其SRIO接口的数据传输速率可达到3.886 Gb/s,为理论值的77.72%。该设计具有较大的通用性,对其他同类型的芯片间的数据传输设计具有极大的参考性。
2020-12-22 10:31:30 527KB 多核
1