RapidIO 2.0 Specification
2024-03-31 20:53:35 4.14MB RapidIO
1
在基带处理中使用串行RapidIO协议进行DSP互连 ,黄蕊,,本文分析了传统的多个DSP的各种互联的方法,提出将串行RapidIO协议,这种基于开关的、点对点的互连方法作为基带数据处理中的互连方��
2023-01-26 13:10:07 248KB DSP
1
RapidIO 协议中文解析,适合初学者学习理解
2022-11-01 09:39:21 2.45MB srio协议 rapidio SRIO srio的中文
1
RapidIO总线软件接口和驱动规范,RapidIO总线是一种分组交换结构,主要用于连接线路板上的芯片和连接机箱内的线路板,具有高速、低延迟、稳定可靠的互联性。
1
适合初学者学习rapid io的好资料,描述的简单易懂。
2022-09-18 20:42:35 1.55MB rapidio
1
来自RapidIO官方组织的关于这几个接口标准的比较以及其在嵌入式系统中的应用。
2022-09-18 20:37:04 1.49MB RapidIO PCIe GE IO
1
【高速接口-RapidIO】系列文档1-6,非常全非常详细的文档,从原理到应用全部讲解,看完能够基本上手
2022-09-18 20:34:02 32.57MB rapidio srio
1
Xilinx Srio详解&IP核使用,还算比较有用的资料,尤其是对IP核接口各个信号的说明很有用,基本值得参考
2022-08-31 11:10:08 2.15MB rapidio
1
内容概要:代码功能为动态调节SRIO的IP核线速率,SRIO的IP核的默认选项可以设置1.25G、2.5G、3.125G、5G、6.25G,但是这个只能在IP核设置界面修改。此代码可以实现传输数据过程中修改传输速率,例如:系统启动后以2.5G速率传输一个数据包,然后以5G速率传输第二个数据包。正常情况下需要重新配置IP核才能实现,而此代码能够实现给系统一个速率切换信号然后自动匹配响应的速率传递数据 适合人群:有一定Verilog编程基础,工作中需要用到SRIO的开发人员或者学生。 阅读建议:了解SRIO工作原理、了解GTXE2_CHANEL和MMCM源语。 最后:此代码为本人原创,未经允许不可用于商业用途,仅用作学习和交流。如果阅读代码后有不懂或者发现有可以完善的地方,欢迎留言讨论。
2022-07-06 14:50:00 216.18MB 源码软件 FPGA开发 SRIO RAPIDIO
1
详细介绍了RapidIO的原理及IP核使用方法,内容简单易懂,对需要了解的朋友应该有比较大的帮助。
2022-06-20 10:24:47 3.08MB 详细介绍文档
1