FPGA实现的联通区识别算法Verilog源代码

上传者: 32010099 | 上传时间: 2020-03-23 03:09:15 | 文件大小: 559KB | 文件类型: 7z
给大家分享一个我写的用FPGA实现的实时连通区识别源代码。具体介绍请看下文。源代码附件里有,或者给我发邮件索取 此算法的特点是: 1)仅用一片低端FPGA即可实现,无需外接任何存储器。用Xilinx的LX25就能装下,大概只用了十几个块RAM,其余的逻辑也不多。 2)实时性高,延时固定且很小。由于该方法进行的是并行流水线处理,即对图像扫描一遍就可完成对所有连通区域的识别,因此识别每个连通区域的延时都是固定的,并不会因为图像中连通区域多,延时就增加。该延时也很小,约扫描十几行图像的时间。其实该算法用嵌入式cpu或dsp也可以实现,也可以做到消耗内存少,延时小。 3)能同时给出连通区域的各种统计信息。该方法在识别出连通区域的同时还能给出该连通区域的面积、周长、外切矩形中心点坐标等统计信息。还可以统计出该连通区内某特定颜色的点有多少个之类的信息。 4)可靠性高。对一些特殊形状的连通区,例如U型W型等,都能识别并给出正确的统计信息。

文件下载

评论信息

  • 贤磊 :
    感谢楼主分享,我研究下
    2020-06-16

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明