基于FPGA的高性能离散小波变换设计

上传者: alskaygl | 上传时间: 2019-12-21 19:24:16 | 文件大小: 1.13MB | 文件类型: pdf
在数字信号处理领域,小波变换无论在理论研究还是工程应用方面都具有广泛的价值,因此 高性能离散小波变换的 FPGA 实现架构的研究就显得尤为重要。本文针对 db8 (Daubechies 8)小波设 计了一个 16 阶 16 位的正、反变换系统,用 DE2 开发板进行了系统验证,在 FPGA 的逻辑单元资 源消耗 12%的情况下,正、反变换的最高时钟频率分别达到了 217.72MHz、217.58MHz

文件下载

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明