深圳大学控制理论与技术课程实验报告。包含了实验数据、数据分析、实验思考题等,同时兼备实验报告标准格式。下载不亏
2022-12-16 15:12:12 238KB
1
CMOS电路模拟与设计——基于Hspice (钟文耀 编着).pdf
2022-11-30 16:01:39 26.89MB CMOS
1
三级阻容耦合放大电路 二、动态分析 1、电压放大倍数 Ui UO UO1 UO2 + - 12 + + + + R L + + U CC R b 11 R b + 1 R e 1 R c 22 R b 2 R c 32 R b 31 R b - 3 R e 2 R e 21 R b +
2022-06-25 12:45:24 1.54MB ppt
1
2006年华南理工大学的模拟集成电路设计期末考试试卷
1
CMOS电路模拟与设计-基于Hspice 348页 24.4M.pdf
2022-06-11 07:31:04 19.91MB Hspice
1
数电模电试题资料,内含有数电试卷和模电试卷包括答案
2022-05-15 17:40:14 43.61MB 数字电路 模拟电路 数电模电 试题集
1
计算机组成原理所需的模拟电路软件,作为一款虚拟电路软件可以高效的探索和学习计算机的系统结构,并可以自己制作一些特殊器件
2022-05-08 19:59:21 6.16MB 数字电路模拟 计算机组成原理
1
开关电源就是围绕变压器反馈式振荡电路而设计,只不过在原来的基础上增加了一些保护和控制电路,我们可以用分析振荡电路的方法来分析开关电源。
2022-05-07 17:46:13 58KB 开关电源 原理图 电路 模拟电路
1
引言 采样保持电路(S/H)是数据采集系统尤其是模数转换器(A/D)的一个重要组成部分。近几十年来无线通讯的迅速发展,使得数据的传输速率越来越快。复杂度不断提高的调制系统和电路使得模数转换器(ADC)的采样频率达到射频的数量级,与此同时,模数转换器的精度也超过12位以上。在这种高速度和高精度的要求下,采样保持电路的作用就越发显得重要,因为它可以消除模数转换器前端采样级的大部分动态错误。传统的开环采样保持电路只能达到8~10位的精度,主要由于开关的非理想特性,诸如电荷注入、时钟馈通、开关的非线性电阻等。 另一方面,高精度的闭环采样保持电路又受限于运算放大器的性能。无线通讯系统十分重视降低功
1
0  引言   流水线模数转换器(pipeline ADC)是中高精度(10~14 bit)高速(10~500 MS/s)ADC的主流实现结构,被广泛应用于通信系统、图像设备、视频处理等系统中。作为其前端最关键的模块,采样保持电路的性能直接决定了整个ADC的性能,在以上系统中对功耗的要求十分严格。本设计在实现高速高精度采样保持功能的同时,还实现了MDAC功能,这样既能降低ADC功耗又能减少芯片面积。   1  采样保持电路结构   传统流水线ADC的最前面为一级采样保持电路其后接MDAC级。采样保持电路能够较好地减小由于MDAC和子ADC之间的采样信号失配造成的孔径误差。由于采保电路位于
1