HP6513一款耐高压的ldo芯片资料
2021-03-08 18:05:04 872KB 耐高压 ldo 低功耗
1
设计了一种可用于射频前端芯片供电的高电源抑制比(PSR)无片外电容CMOS低压差线性稳压器(LDO)。基于对全频段电源抑制比的详细分析,提出了一种PSR增强电路模块,使100 kHz和1MHz处的PSR分别提高了40 dB和30 dB;加入串联RC补偿网络,保证了电路的稳定性;在LDO输出至误差放大器输入的反馈回路引入低通滤波模块,降低了由于输出端接不同负载对反馈回路的影响。电路采用UMC 65 nm RF CMOS工艺进行设计和仿真,整个芯片面积为0.028 mm2,仿真结果表明,本文设计的LDO的相位裕度为86.8°,在100 kHz处,PSR为-84.4 dB,输出噪声为8.3 nV/[Hz],在1 MHz处,PSRR为-50.6 dB,输出噪声为6.9 nV[Hz],适合为噪声敏感的射频电路供电。
1
想学更多有关硬件方面的知识,请https://blog.csdn.net/weixin_44407238/article/details/113184202
2021-01-28 16:00:33 1.51MB 硬件 LDO
1
要获得干净的直流电源,使用低压降稳压器 (LDO) 过滤由开 关模式电源生成的纹波电压并不是需要考量的唯一事项。由于 LDO 为电子器件,它们本身会产生一定量的噪声。要生成不会 影响系统性能的干净电源轨,选择低噪声 LDO 并采取措施降 低内部噪声是不可缺少的环节
2021-01-28 01:37:04 950KB TI LDO 噪声
Analog IC Design with Low-Dropout Regulators Gabriel Alfonso Rincón-Mora. 全面深入介绍低压差线性稳压器的书
2019-12-21 21:53:47 2.92MB 模拟 IC LDO
1
CMOS低压差线性稳压器 [王忆,何乐年 著] 2012年
2019-12-21 20:32:44 14.15MB LDO
1
5V,3.3V稳压电路比较常见,3.0V稳压比较难找,所以我把自己找到并在使用的3级稳压电路一次性打包,希望对同行有用。 压缩包内包含5个文件,一张稳压电路原理图,以及原理图中用到的3个稳压芯片PDF资料(LM7805中英文资料,AP1117,PAM3101)。
2019-12-21 20:30:45 937KB 稳压 LDO 5V 3.3V
1
可调ldo LP38500-ADJ LP38500-ADJ LP38500-ADJ
2019-12-21 19:46:08 371KB ldo
1